Tipo di tesi | Tesi di dottorato di ricerca | ||||||||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Autore | LUCCHI, PAOLO | ||||||||||||||||||||||||||||||
URN | etd-02032012-215050 | ||||||||||||||||||||||||||||||
Titolo | Generazione di frequenza per applicazioni satellitari e a onde millimetriche | ||||||||||||||||||||||||||||||
Titolo in inglese | Frequency generation for mm-Wave and satellite applications | ||||||||||||||||||||||||||||||
Settore scientifico disciplinare | ING-INF/01 - ELETTRONICA | ||||||||||||||||||||||||||||||
Corso di studi | Scuola di D.R. in INFORMATION AND COMMUNICATION TECHNOLOGIES (ICT) | ||||||||||||||||||||||||||||||
Commissione |
|
||||||||||||||||||||||||||||||
Parole chiave |
|
||||||||||||||||||||||||||||||
Data inizio appello | 2012-02-08 | ||||||||||||||||||||||||||||||
Disponibilità | Accessibile via web (tutti i file della tesi sono accessibili) | ||||||||||||||||||||||||||||||
Riassunto analitico
Il lavoro di ricerca presentato in questa tesi è incentrato sulla progettazione di circuiti integrati a radio frequenza in tecnologia CMOS. In particolare l’impegno e’ stato focalizzato sui circuiti per la sintesi di frequenza (circuiti ad aggancio di fase) per ricetrasmettitori. L’attenzione è incentrata sulla progettazione dei blocchi più critici come oscillatori controllati in tensione (VCO) e divisori di frequenza. |
|||||||||||||||||||||||||||||||
Abstract
The research activities presented in this thesis are related to the design of analog CMOS Radio Frequency Integrated Circuits. In particular the effort was focused on frequency synthesizers (Phase-Locked Loop) for transceiver. This work especially deals with critical blocks such as Voltage Controlled Oscillator (VCO) and Frequency Dividers. The first part of thesis reports the design guideline of a negative resistance LC-tank VCO and the design of a 15GHz Quadrature Voltage Controlled Oscillator. This represents the contributions to the realizations of a Phase-Locked Loop (PLL) in technology CMOS 130nm for satellite applications in collaborations with the Polytech’Nice Sophia labora- tory in France. The second part of this thesis reports the contribution on the design of a 60 GHz Phase- Locked Loop (PLL) in 65nm CMOS technology for Wireless Personal Area Network (WPAN) applications in collaboration with the LAAS laboratory (Toulouse, France). In particular the design efforts were devote to the blocks working at millimeter Wave (mmW) frequency such as VCO and Frequency Divider (FD). Concerning the Frequency Di- viders the Injection-Locked topology was selected for the sake of its high frequency and low power characteristics. In particular the prescaler is an Injection-Locked LC-tank Frequency Divider (ILLCFD) followed by an Injection-Locked Ring Oscillator Frequency Divider (ILROFD). For the VCO the negative resistance design approach has been employed. All cited circuits have been implemented and succesfully tested. |
|||||||||||||||||||||||||||||||
File |
|